bonsoir


demain j'ai un contrôle finale en architecture et assembleur j'ai bien préparer mais je bloque dans un exo

l'exo dit : pour un processeur donnée le premier cycle machine est toujours composé de 4 états, et les autres cycles machines sont constitués soit de 3 ou 4 états
un cycle d'instruction se compose au minimum de 2 et au maximum 5 cycles machines, si la fréquence d'horloge du processeur est de 50 mhz calculer:
le plus court et le plus long temps d’exécution d'une instruction si chaque accès mémoire introduit un état d'attente

ma réponse est
pour le temps le plus court
on a la fréquence d'horloge et 50 mhz et puisque chaque états machine prend une periode(cycle horloge) d'horloge donc le Temp de chaque états est 20 ns
au minimum un cycle d'instruction se compose de 2 cycles machines donc 4 états(premier cycle machine)+3 états(deuxième cycle machine)+ 1 états d'attente
donc le temps est 4*20ns+3*20ns+20ns = 160ns !!!!!!!

+
merci de m'expliquer un états machines


merci merci beaucoup