bonjour,
j'ai développé un programme en utilisant c++ (produit de convolution,calcul gradient,phase....) dans laquelle j'ai utilisées des variables et des matrices de type double.
par la suite je veux l'implémenter sur carte FPGA. je veux connaitre comment je peux choisir les blocs a programmer en VHDL a celle en software(processeur nios2) (partitionnement SW/HW).
supposons que je vais exécuter ce code avec le processeur nios2 donc je doit utiliser des accélérateurs afin d'améliorer le temps d'exécution de notre code.
puisque j'ai utilise des variables de type double dans ce cas comment je peux proceder pour faire ca en hard.
Merci d'avance
-----