Bonjour à tous,
J'ai acheté il y a quelques mois un petit analyseur logique pour debugger mes projets.
Il fonctionnait très bien... jusqu'à ce que je connecte une entrée sur du 12v par mégarde (les entrées accèptent 5.5v max) donc j'ai grillé le buffer LCX16254G et certainement le FPGA (Spartan 3).
Je vais en racheter un mais j'aimerais cette fois protéger les entrées pour éviter que cela se reproduise.
Je pensais utiliser, sur chaque entrée, une résistance en série et une diode Zener 5V pour clamper l'éventuel surplus de tension.
Premièrement, le principe tient-il la route? La résistance ne risque-t-elle pas de réduire la bande passante mesurable en atténuant le signal?
Ensuite... commence calculer la valeur de cette résistance?
Merci d'avance !
-----