Bonjour à tous,
j'ai un petit problème qui m'amène à poser cette question. En classe j'ai produit un générateur de contrôle de parité impaire. Évidement, ce n'est pas le branchement des puces XOR qui m'on donné trouble, mais quand dans le rapport il m'ont demandé distinctement de recréer le schémas logique des XOR avec des NANDs, puisque c'est un détecteur de parité impaire.
Je me demandais donc comment je faisais pour convertir des portes logiques XOR en NAND, ou comment plutôt comment savoir lorsque j'ai fait la table de vérité, si je dois au mieux utiliser des XOR ou des NANDs, NOR etc.
Par exemple l'équiation de ma table de vérité donne: Les variables A ou B entre parenthèse sont des A OU B inversés donc: (A)B+A(B) = A(+)B
Voyez que j'ai un peu de difficulté avec le XOR.
Le premier peut-être construit à l'aide d'une puce AND 08, une 04 (inverseur), et d'un OU 32. Mais comment je dois écrire ça en XOR. Si je sais l'un ou l'autre?
Merci en avance.
Cordialement, Mazh.
-----