Bonjour,
en pièce jointe un schéma d'un hardware permettant la mesure de la tension maximum de 16 impulsions ultra-sonores.
Nous venons choisir une voie parmis les 16, à l'aide de multiplexeurs.
Une fois la voie sélectionnée, nous venons comparer son niveau de tension grâce à un comparateur rapide.
Le seuil du comparateur rapide est modifié par l'intermédiaire du FPGA.
Si la tension de l'impulsion ultrasonore est supérieure au seuil, on rajoute la moitié de la tension de seuil au seuil.
Ainsi de suite jusqu'à ce que la tension de l'impulsion ne déclenche plus un changement d'état de la sortie du comparateur.
Dans ce cas, on enlève au seuil la moitié du dernier incrément.
Et ainsi de suite jusqu'à avoir le niveau de tension maximum de l'impulsion.
Comment modéliser,simuler cela ?
Par quoi dois-je commencer, c'est le premier projet de ce type que je réalise.
Je suis familié au langage FPGA, car j'ai réalisé plusieurs programmes sous modelsim (LUT, génération d'écho après un laps de temps, ...), mais il me faut une trame pour la réalisation de ce travail.
Merci !
Bonsoir
Utilisez SVP les conseils http://forums.futura-sciences.com/el...-sabonner.html en tête de la rubrique pour poster des images.
Pour la modération
Papykiwi
-----